Rockwell Automation Allen-Bradley PowerFlex 750 Serie Manuel De Programmation page 271

Variateurs c.a.
Masquer les pouces Voir aussi pour Allen-Bradley PowerFlex 750 Serie:
Table des Matières

Publicité

Nom affiché
Nom complet
Description
16
Cfg Incrmt Rtr 0
Configuration incrémentale du retour 0
Configure le retour incrémental pour le dispositif de retour 0.
Options
Valeur/Défaut 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0
Bit
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
Bit 0 « Val Voie Z » – Lorsqu'il est activé, la perte de phase est également surveillée sur la voie Z. Lorsqu'il est désactivé, la détection de perte de phase est ignorée
sur la voie Z.
Uniquement utilisé si [Sél Source Rtr 0] = « A B Z Incmtl ».
Bit 1 « VoieA seule » – Lorsqu'il est activé, le programme surveille uniquement la voie A. Lorsqu'il est désactivé, le programme surveille les voies A et B.
Bit 2 « Mode Front » – Lorsqu'il est activé, le calcul de la vitesse utilise les données de front AB. Lorsqu'il est désactivé, le calcul de la vitesse n'utilise pas les données
de front AB.
Bit 4 « Mde Commun » – Ce bit doit être activé si le codeur A Quad B connecté possède des signaux en mode commun. Pour ces codeurs, la détection de perte de
phase est désactivée.
17
État Incrmt Rtr0
Etat incrémental du module de retour 0
Affiche l' é tat du retour incrémental pour le dispositif de retour 0.
Options
Valeur/Défaut 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
Bit
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
Bit 0 « Val Voie Z » – Indique que la perte de phase est surveillée sur la voie Z. Uniquement utilisé si [Sél Source Rtr 0] = « A B Z Incmtl ».
Bit 1 « VoieA seule » – Indique que seule la voie A est surveillée, la voie B n' e st pas utilisée.
Bit 2 « EntréeA » – Etat du signal d' e ntrée A du codeur.
Bit 3 « Pas EntréeA » – Etat du signal d' e ntrée Non A du codeur.
Bit 4 « EntréeB » – Etat du signal d' e ntrée B du codeur.
Bit 5 « Pas EntréeB » – Etat du signal d' e ntrée Non B du codeur.
Bit 6 « EntréeZ » – Etat du signal d' e ntrée Z du codeur.
Bit 7 « Pas EntréeZ » – Etat du signal d' e ntrée Non Z du codeur.
20
Config SSI Rtr 0
Configuration SSI du module de retour 0
Configure la communication avec un codeur SSI pour le dispositif de retour 0. Format de transmission : [Octet poids fort...Position...Octet poids faible],
[Bit Erreur]*, [Bit Parité]*.
Options
Valeur/Défaut 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0
Bit
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
Bit 0 « Bit Parité » – S'il est activé, le codeur SSI doit prendre en charge un bit de parité (parité paire).
Bit 2 « Code Gray » – Active la conversion de gray à binaire pour la position.
Bit 3 « Activ BitErr » – S'il est activé, il existe un bit d' e rreur transmis par le codeur.
Bit 4 « DdeDblemot » – S'il est activé, une demande de mot double est exécuté au démarrage, ce qui signifie que la même position est transmise deux fois par le
codeur. Si les deux positions ne sont pas identiques, le bit d' e rreur « Comm » de [État Rtr 0] est activé. Il est nécessaire de désactiver ce bit uniquement si le codeur
ne prend pas en charge la demande de mot double et s'il n' e nvoie pas des zéros à la place de la deuxième position (ce qu'il devrait faire selon la spécification SSI).
Publication Rockwell Automation 750-PM001N-FR-P – Février 2017
Paramètres des fonctionnalités embarquées et des modules en option
Valeurs
0 = Condition fausse
1 = Condition vraie
0 = Condition fausse
1 = Condition vraie
0 = Condition fausse
1 = Condition vraie
Chapitre 5
LE
Nombre
entier
16 bits
LS
Nombre
entier
16 bits
LE
Nombre
entier
16 bits
271

Publicité

Table des Matières
loading

Table des Matières