Aim TTi TGR2050 Manuel D'instructions page 92

Masquer les pouces Voir aussi pour TGR2050:
Table des Matières

Publicité

Les langues disponibles
  • FR

Les langues disponibles

RPP_RST
Resettare l'interruttore a scatto di protezione contro l'alimentazione invertita. Se
l'alimentazione invertita è ancora presente, la condizione dell'interruttore verrà
immediatamente ripristinata.
∗SAV <nrf>
Conserva l'impostazione completa dello strumento in memoria n. <nrf>. numeri validi
delle memorie vanno da 1 a 9.
Comandi di Stato
∗LRN?
Ritorna l'impostazione completa dello strumento a un blocco esadecimale di dati dei
caratteri di circa 108 byte. La sintassi della risposta è LRN <data><rmt>. Per
installare l'impostazione di nuovo, ritornare il blocco esattamente come ricevuto,
incluso il titolo LRN al principio del blocco; vedere di seguito. Le impostazioni nello
strumento non sono influenzate dall'esecuzione del comando ∗LRN?.
Installare dati da un comando ∗LRN? precedente. Si noti che il titolo LRN all'inizio del
LRN
<character data>
blocco è fornito dal blocco di risposta LRN?
EER?
Interrogare e vuotare l'Execution Error Register. Il formato della risposta è
<nr1><rmt>.
QER?
Interrogare e vuotare il Query Error Register (registro errori di domanda). Il formato
della risposta è <nr1><rmt>.
∗CLS
Clear Status (vuotare lo Stato). Vuota lo Standard Event Status Register, il Query
Error Register e l'Execution Error Register. questo, indirettamente vuota anche lo
Status Byte Register.
∗ESE <nrf>
Imposta lo Standard Event Status Enable Register al valore di <nrf>.
∗ESE?
Ritorna il valore nello Standard Event Status Enable Register in formato numerico
<nrf>. La sintassi della risposta è <nrf><rmt>.
∗ESR?
Ritorna il valore nello Standard Event Status Register in formato numerico <nr1>.
Il registro viene quindi vuotato. La sintassi della risposta è <nr1><rmt>.
∗IST?
Ritorna il messaggio locale ist come definito da IEEE Std. 488.2. La sintassi della
risposta è 0<rmt> se il messaggio locale è falso o 1<rmt> se è vero.
∗OPC
Imposta il bit di Operation Complete (bit 0) nello Standard Event Status Register.
Questo avviene immediatamente dopo l'esecuzione del comando a causa della natura
sequenziale di tutte le operazioni.
∗OPC?
Interroga lo stato di Operation Complete. La sintassi della risposta è 1<rmt>.
La risposta sarà disponibile non appena il comando è stato eseguito a causa della
natura sequenziale di tutte le operazioni.
∗PRE <nrf>
Imposta il Parallel Poll Enable Register al valore di <nrf>.
∗PRE?
Ritorna il valore nel Parallel Poll Register in formato numerico <nr1>.
La sintassi della risposta è <nr1><rmt>.
∗SRE <nrf>
Imposta il Service Request Enable Register a <nrf>.
∗SRE?
Ritorna il valore del Service Request Enable Register in formato numerico <nr1>.
La sintassi della risposta è <nr1><rmt>.
SSR?
Interrogare e vuotare il System Event Status Register. Il formato della risposta è
<nr1><rmt>.
SSE <nrf>
Imposta il System Event Status Enable Register a <nrf>.
SSE?
Ritorna il valore del System Event Status Enable Register in formato numerico <nr1>.
La sintassi della risposta è <nr1><rmt>.
∗STB?
Ritorna il valore dello Status Byte Register in formato numerico <nr1>.
La sintassi della risposta è <nr1><rmt>.
∗WAI
Aspetta per Operation Complete vero. Siccome ogni comando viene eseguito
completamente prima d'iniziare il prossimo, questo comando non richiede ulteriore
azione.
91

Publicité

Table des Matières
loading

Table des Matières