Exemple De Calcul - Siemens SIMATIC PCS 7 Manuel De Configuration

Système de conduite de process système d'ingénierie (v8.1)
Masquer les pouces Voir aussi pour SIMATIC PCS 7:
Table des Matières

Publicité

des valeurs de tous les réseaux maître DP contenant un objet CiR (si vous modifiez
uniquement un réseau maître DP par la procédure CiR) ou la somme des valeurs
correspondant aux réseaux maître que vous souhaitez modifier simultanément.

Exemple de calcul

Le tableau suivant illustre l'exemple d'une CPU 417-4 avec 6 réseaux maître DP.
Le temps de synchronisation CiR admissible maximal vaut 550 ms. Ceci signifie que vous
pouvez effectuer des modifications dans plusieurs réseaux maître DP dans la mesure où la
somme des temps de synchronisation CiR de ces réseaux maître ne dépasse pas la valeur
de 550 ms. La dernière colonne indique quels réseaux maître DP peuvent être modifiés durant
la procédure CiR.
Réseau
Nombre to‐
maître DP
tal d'E/S en
octets
1
1500
2
1000
3
1500
4
2500
5
3000
6
7000
Exemple de détermination de l'extension d'un réseau maître DP
Soit un temps de synchronisation CiR maximum de 400 ms. Dans le diagramme du réseau
maître DP, cela correspond à une extension globale maximale de 2500 octets d'E/S (ligne en
pointillés). Si, en vue d'une future utilisation, vous prévoyez 250 octets d'entrée et 250 octets
de sortie dans l'objet CiR, vous disposez donc de 2000 octets dans votre réseau maître pour
la configuration initiale.
A titre d'exemple, les deux configurations suivantes sont prises en considération :
● Si vous utilisez des stations ET 200M complètes (128 octets d'entrée, 128 octets de sortie,
le cas échéant, dans des modules CiR), vous pouvez alors faire fonctionner 2000/(128 +
128), c'est-à-dire environ 8 stations ET 200M.
● Si vous avez besoin de 48 octets par station ET 200M (p. ex. 6 modules analogiques
comportant chacun 4 voies de 2 octets ou une configuration plus petite avec un module
CiR), vous pouvez faire fonctionner 2000/48, c'est-à-dire environ 42 stations ET 200M.
Système d'ingénierie (V8.1)
Manuel de configuration, 03/2015, A5E32712312-AC
Temps de synchronisation CiR du réseau maître
100 ms + 1500 octets * 0,12 ms/octet = 280 ms
100 ms + 1000 octets * 0,12 ms/octet = 220 ms
100 ms + 1500 octets * 0,12 ms/octet = 280 ms
100 ms + 2500 octets * 0,12 ms/octet = 400 ms
100 ms + 3000 octets * 0,12 ms/octet = 460 ms
100 ms + 7000 octets * 0,12 ms/octet = 940 ms
Réalisation de la configuration PCS 7
9.9 Configurer le matériel
Répartition des modifications sur
les réseaux maître DP
soit 1 (280 ms) soit
(1 et 2) (500 ms)
soit 2 (220 ms) soit
(2 et 1) (500 ms) soit
(2 et 3) (500 ms)
soit 3 (280 ms) soit
(3 et 2) (500 ms)
4 (400 ms)
5 (460 ms)
non modifiable !
377

Publicité

Table des Matières
loading

Table des Matières