Paramètres De La Périphérie Tor Intégrée; Paramètres De La Périphérie Tor Intégrée En Mode Standard - Siemens SIMATIC S7-1500 CPU 1512C-1 PN Manuel

Masquer les pouces Voir aussi pour SIMATIC S7-1500 CPU 1512C-1 PN:
Table des Matières

Publicité

5.7
Paramètres de la périphérie TOR intégrée
Paramètres de la périphérie TOR intégrée en mode standard
Vous définissez les propriétés de la périphérie numérique intégrée lors du paramétrage avec
STEP 7 (TIA Portal). Les paramètres configurables sont présentés dans les tableaux ci-après,
séparément pour les entrées et les sorties.
En cas de paramétrage dans le programme utilisateur, les paramètres sont transmis à la
périphérie TOR intégrée avec l'instruction WRREC dans des enregistrements, voir chapitre
Paramétrage et structure des enregistrements de paramètres de la périphérie TOR intégrée
(Page 184).
Utilisation d'une entrée TOR par une voie technologique
Quand une entrée TOR est utilisée par une voie technologique (HSC, PTO ou MLI), la voie
d'entrée TOR correspondante reste utilisable sans restrictions.
Utilisation d'une sortie TOR par une voie technologique
Quand une sortie TOR est utilisée par une voie technologique (HSC, PTO ou MLI), les
restrictions suivantes s'imposent pour l'utilisation de la voie de sortie TOR correspondante :
• Les valeurs de sortie pour la voie de sortie TOR sont sans effet. Les valeurs de sortie sont
spécifiées par la voie technologique.
• Le comportement ARRET CPU paramétré pour la voie de sortie TOR est sans effet. Le
comportement de la sortie en cas d'ARRET CPU est spécifié par la voie technologique.
• Quand l'état de la valeur est activé (Quality Information) pour le sous-module DI16/DQ16,
le bit QI pour la voie de sortie TOR indique la valeur 0 (= état "Bad")
• L'état actuel de la sortie TOR n'est pas écrit dans la mémoire image des sorties. En mode
PTO, les opérations de commutation des sorties TOR affectées ne peuvent être observées
que directement sur la sortie. En mode MLI et avec les compteurs rapides (HSC), vous
pouvez observer l'état actuel en plus dans l'interface de signalisation en retour. Notez bien
cependant qu'il n'est plus possible, le cas échéant, d'observer les hautes fréquences en
raison d'une fréquence d'échantillonnage trop basse.
CPU 1512C-1 PN (6ES7512-1CK01-0AB0)
Manuel, 05/2021, A5E40898752-AB
Paramètres/plage d'adresses
5.7 Paramètres de la périphérie TOR intégrée
133

Publicité

Table des Matières
loading

Ce manuel est également adapté pour:

6es7512-1ck01-0ab0

Table des Matières