Siemens SIMATIC IM 151-7 CPU Guide Rapide page 181

Et 200s
Table des Matières

Publicité

Passage de l'IM 151-7 CPU (6ES7 151-7Ax00-0AB0) à l'IM 151-7 CPU (6ES7 151-7AA10-0AB0)
Nouvelles fonctions de l'IM 151-7 CPU (6ES7 151-7AA10-0AB0)
• Interface coexistante MPI/DP (active/passive) (voir chapitre 8.5)
• Interface maître DP en liaison avec le module maître DP (voir chap.6.1 et 8.5)
• Nouveau concept de mémoire (voir chapitre 8.4)
• Communication par données globales (voir chapitre 8.8)
Ce service permet de réaliser l'échange cyclique de données globales entre
des CPU SIMATIC S7 (donc y compris l'IM 151-7 CPU).
• Communication de base S7 (voir chapitre 8.8)
Ce service permet de réaliser l'échange de données entre l'IM 151-7 CPU et les modules
SIMATIC aptes à communiquer sur une station S7. Les SFC 65 à 74 sont disponibles
pour y aider.
• MMC jusqu'à 8 Moctets (voir chapitre 8.3)
• Archivage de données (voir chapitre 8.4.4)
Les données sont stockées sur une MMC au moyen des SFC 82 à 84 et rechargées
dans la CPU.
• Sauvegarder un projet STEP 7 sur MMC (voir chapitre 8.4.5)
• Nouveaux SFB
Les SFB 52 à 54 et SFB 75 selon CEI 61784-1 sont supportés.
• Compteur d'heures de fonctionnement 32 bits
Le compteur s'utilise à l'aide de la SFC 101.
• Routage (avec module maître DP)
• DB non rémanents (créés avec SFC 82 ou sous STEP 7) (voir chap. 8.4.1)
Fonctionnalité maître de l'IM 151-7 CPU avec module maître DP
Activation/désactivation des esclaves DP par le biais de la SFC 12
L'activation automatique des esclaves, qui ont été désactivés par le biais de la SFC 12, se
fait au redémarrage sur l'IM 151-7 CPU (passage de STOP à RUN).
Evénements d'alarme à partir de la périphérie décentralisée pendant l'état STOP de la
CPU
Grâce aux nouvelles fonctionnalités DPV1 (CEI 61784-1:2002 Ed1 CP 3/1), la manipulation
des événements d'alarme à partir de la périphérie décentralisée change également dans
l'état STOP de la CPU.
Sur l'IM 151-7 CPU, un événement d'alarme (alarme de processus, de diagnostic, nouvelles
alarmes DPV1) est déjà acquitté par la périphérie décentralisée pendant l'état STOP de la
CPU et, éventuellement, entré dans la mémoire tampon de diagnostic (uniquement l'alarme
de diagnostic). Lors du passage suivant de la CPU dans l'état RUN, l'alarme n'est plus récu-
pérée par l'OB correspondant. Les éventuels dysfonctionnements des esclaves peuvent être
lus via les informations SZL correspondantes (par ex. lecture de SZL 0x692 par la SFC 51).
ET 200S Module d'interface IM 151-7 CPU
A5E00058787-04
11-5

Publicité

Table des Matières
loading

Table des Matières