ABB 670 2.0 CEI Série Manuel De L'utilisateur page 21

Table des Matières

Publicité

1MRK 500 118-UFR -
CEI 61850 ou nom de la
ANSI
fonction
LOCREMCTRL
Surveillance du système secondaire
CCSSPVC
FUFSPVC
VDSPVC
Logique
SMPPTRC
TMAGAPC
ALMCALH
WRNCALH
INDCALH
AND
OR
INV
PULSETIMER
GATE
TIMERSET
XOR
LLD
SRMEMORY
RSMEMORY
ANDQT
ORQT
INVERTERQT
XORQT
SRMEMORYQT
RSMEMORYQT
TIMERSETQT
PULSETIMERQT
INVALIDQT
INDCOMBSPQT
INDEXTSPQT
FXDSIGN
B16I
BTIGAPC
IB16
ITBGAPC
TIGAPC
Suite du tableau à la page suivante
Série 670 2.0 CEI
Manuel de l'utilisateur
Description
Commande IHML de PSTO
Fonction pour la gestion du commutateur LR (local/distant) interne
87
Surveillance de circuit de courant
Supervision fusion fusible
60
Supervision fusion fusible basée sur la différence de tension
94
Logique de déclenchement
Logique pour matrice de déclenchement
Logique pour alarme de groupe
Logique pour avertissement de groupe
Logique pour indication de groupe
Blocs logiques configurables, ET
Blocs logiques configurables, OU
Blocs logiques configurables, inverseur
Blocs logiques configurables, PULSETIMER
Blocs logiques configurables, porte contrôlable
Blocs logiques configurables, temporisateur
Blocs logiques configurables, OU exclusif
Blocs logiques configurables, LLD
Blocs logiques configurables, bascule SR
Blocs logiques configurables, bascule RS
Blocs logiques configurables Q/T, ANDQT
Blocs logiques configurables Q/T, ORQT
Blocs logiques configurables Q/T, INVERTERQT
Blocs logiques configurables Q/T, XORQT
Logique configurable Q/T, initialisation/réinitialisation avec mémorisation
Logique configurable Q/T, réinitialisation/initialisation avec mémorisation
Logique configurable Q/T, temporisateur réglable
Logique configurable Q/T, temporisateur d'impulsion
Logique configurable Q/T, INVALIDQT
Logique configurable Q/T, combinaison de signal à indication unique
Logique configurable Q/T, extracteur de signal à indication unique
Bloc fonctionnel de signaux fixes
Conversion binaire 16 bits en nombre entier
Conversion binaire 16 bits en nombre entier avec représentation de nœud logique
Conversion nombre entier en binaire 16 bits
Conversion du nombre entier en jeu de 16 signaux binaires avec représentation de nœud logique
Délai de temporisateur avec intégration du signal d'entrée
Section 1
Introduction
15

Publicité

Table des Matières
loading

Table des Matières