Télécharger Imprimer la page

Lenovo ThinkSystem SD650-I V3 Neptune DWC 7D7L Guide D'utilisation page 49

Masquer les pouces Voir aussi pour ThinkSystem SD650-I V3 Neptune DWC 7D7L:

Publicité

Ordre d'installation des barrettes DRAM DIMM
Cette section contient des informations sur l'installation correcte des barrettes DRAM DIMM.
Ordre d'installation en mode mémoire indépendant
En mode mémoire indépendant, les canaux de mémoire peuvent être remplis par des barrettes DIMM dans
n'importe quel ordre et vous pouvez remplir tous les canaux de chaque processeur dans n'importe quel
ordre sans condition de correspondance. Le mode mémoire indépendant assure le meilleur niveau de
performance de la mémoire, mais il manque de protection pour les basculements. L'ordre d'installation des
barrettes DIMM en mode mémoire indépendant varie en fonction du nombre de processeurs et de modules
de mémoire installé sur le serveur.
Instructions en mode mémoire indépendant :
• Les canaux individuels de mémoire peuvent s'exécuter à différents moments sur les barrettes DIMM, mais
tous les canaux doivent s'exécuter à la même fréquence d'interface.
• Remplir le canal de mémoire 0 en premier.
• Dans chaque canal de mémoire, commencer par remplir l'emplacement 0.
• Le canal de mémoire 1 est vide ou rempli de manière identique au canal de mémoire 0.
• Le canal de mémoire 2 est vide ou rempli de manière identique au canal de mémoire 1.
• Si un canal de mémoire possède deux barrettes DIMM, remplir les barrettes DIMM à l'aide d'un nombre
supérieur de rangs dans l'emplacement 0.
• La combinaison de modules DIMM dotés de capacités différentes n'est pas autorisée. Tous les modules
DIMM installés doivent être identiques.
Séquence de remplissage en mode indépendant
SD650-I V3 prend uniquement en charge les processeurs entièrement remplis (deux processeurs par nœud).
Remarque : Les capacités 48 Go et 96 Go sont prises en charge par les processeurs évolutifs Intel
5e génération (Emerald Rapids, EMR), ainsi que les processeurs MCC et XCC.
Tableau 15. Séquence de remplissage de la mémoire en mode indépendant
iMC
iMC1
Canal de
1
0
mémoire
Numéro
1
2
d'emplace-
ment DIMM
Bar-
Bar-
16 Barrettes
rette
rette
DI-
DIM-
DIMM
MM
M
Remarques :
• La fonction SNC2 est prise en charge et peut être activée dans l'interface UEFI.
• La fonction Software Guard Extensions (SGX) est prise en charge. Voir
Extensions (SGX) » à la page 302
Processeur 1
iMC0
iMC 2
1
0
0
1
3
4
5
6
Bar-
Bar-
Bar-
Bar-
rette
rette
rette
rette
rette
DIM-
DIM-
DIM-
DIM-
DIM-
M
M
M
M
pour activer cette fonctionnalité.
iMC 3
iMC 3
0
1
1
0
7
8
9
10
Bar-
Bar-
Bar-
Bar-
rette
rette
rette
DIM-
DIM-
DIM-
M
M
M
M
« Activer Software Guard
.
Chapitre 5
Procédures de remplacement de matériel
Processeur 2
iMC 2
iMC0
1
0
0
1
11
12
13
14
Bar-
Bar-
Bar-
Bar-
rette
rette
rette
rette
DIM-
DIM-
DIM-
DIM-
M
M
M
M
®
Xeon
®
iMC1
0
1
15
16
Bar-
Bar-
rette
rette
DIM-
DIM-
M
M
41

Publicité

loading