Siemens SIMATIC S7-1500 Manuel page 34

Masquer les pouces Voir aussi pour SIMATIC S7-1500:
Table des Matières

Publicité

Paramètres/Plage d'adresses
4.2 Plage d'adresses
si la limite de comptage inférieure < = valeur de comptage < = valeur de comparaison est
atteinte.
Il est également possible de valider une alarme de processus via le paramétrage (optionnel).
Celle-ci est générée avec le paramètre front montant du bit STS_DQ.
La figure suivante montre à l'aide d'un exemple le comportement du bit STS_DQ entre la
valeur de comparaison et la limite de comptage inférieure.
Figure 4-12  Comportement du bit STS_DQ et alarme de processus
Limites de comptage
Les limites de comptage définissent la plage de valeurs utilisée de la valeur de comptage. Les
limites de comptage sont paramétrables et modifiables via le programme utilisateur lors de
l'exécution.
Limite supérieure de comptage réglable : 4294967295 (2
Limite inférieure de comptage (non réglable) : 0
Vous pouvez poursuivre ou arrêter (inhibition automatique) les opérations de comptage lors
du dépassement d'une limite de comptage, voir le paramètre "Comportement en cas de
dépassement d'une limite de comptage".
Valeur initiale/valeur de chargement
La valeur initiale est définie lors du paramétrage avec STEP 7 (TIA Portal). La valeur de
chargement est modifiable via le programme utilisateur. Les deux valeurs doivent être
comprises entre la limite de comptage inférieure et la limite de comptage supérieure.
Valeurs de comparaison
Vous définissez une valeur de comparaison par voie, qui peut commander le bit de
signalisation en retour STS_DQ indépendamment du programme utilisateur. Si la valeur de
comptage actuelle remplit la condition de comparaison paramétrée, le bit de signalisation en
retour STS_DQ est mis à 1. Vous pouvez utiliser le bit de signalisation en retour STS_DQ pour
commander une sortie TOR d'un module de sorties TOR.
Les valeurs de comparaison sont paramétrables et modifiables via le programme utilisateur
lors de l'exécution avec l'enregistrement de paramètres 0/1.
Validation et inhibition
La validation et l'inhibition logicielle (SW-GATE) définissent l'intervalle de temps pendant
lequel les signaux de comptage sont acquis. La validation ou l'inhibition logicielle s'effectue
via le programme utilisateur.
34
32
-1).
Module d'entrées TOR DI 32x24VDC HF (6ES7521-1BL00-0AB0)
Manuel, 05/2022, A5E03485936-AH

Publicité

Table des Matières
loading

Table des Matières