Description Des Registres D'état; Octet D'état (Stb) Et Registre De Validation De Demande De Service (Sre) - Rohde & Schwarz NRT Manuel D'utilisation

Table des Matières

Publicité

NRT
3.7.3
Description des registres d'état
3.7.3.1
Octet d'état (STB) et registre de validation de demande de service
(SRE)
Le STB est défini dans la norme IEEE 488.2. Il donne un aperçu de l'état de l'appareil en collectant les
informations des autres registres de niveau inférieur. Il peut donc être comparé au registre CONDition
d'un registre SCPI et est situé au niveau le plus haut de l'hiérarchie SCPI. Il présente la particularité que
le bit 6 est le bit récapitulatif des autres bits de l'octet d'état (STB).
L'octet d'état est lu à l'aide de l'instruction *STB? ou à l'aide d'une interrogation série ("Serial Poll").
Le SRE est associé au STB. Sa fonction correspond à celle du registre ENABle des registres SCPI. A
chaque bit du STB correspond un bit du SRE. Le bit 6 du SRE est ignoré. Lorsqu'un bit est positionné
dans le SRE et que le bit correspondant dans le STB passe de 0 à 1, une demande de service (SRQ)
est générée sur le bus CEI, déclenchant une interruption dans le contrôleur si celui-ci est configuré de
façon appropriée, qui en assure alors le traitement.
Le SRE peut être positionné à l'aide de l'instruction *SRE et lu à l'aide de l'interrogation *SRE?
Tableau 3-14 Signification des bits utilisés dans l'octet d'état
Bit N°
Signification
File d'erreurs non vide
Le bit est positionné si la file d'erreurs contient une inscription.
Si ce bit est validé par le SRE, chaque inscription dans la file d'erreurs déclenche une demande de service. Une
erreur peut être ainsi détectée et spécifiée de façon plus détaillée par une interrogation de la file d'erreurs.
L'interrogation fournit un message d'erreur explicite. Cette procédure est recommandée car elle permet de
réduire considérablement les problèmes de l'instruction du bus CEI.
Bit récapitulatif du registre STATus:QUEStionable
Le bit est positionné si un bit EVENt est à 1 dans le registre STATus:QUEStionable et si le bit ENABle
correspondant est positionné.
Un bit positionné indique un état d'appareil problématique, qui peut être spécifié de façon plus détaillée par une
interrogation du registre STATus:QUEStionable.
Bit MAV (Message disponible)
Ce bit est positionné lorsque la file d'attente de sortie contient un message pouvant être lu.
Ce bit peut être utilisé pour automatiser la lecture de données de l'appareil dans le contrôleur (voir annexe D,
exemples de programmation).
Bit ESB
Bit récapitulatif du registre d'état d'événement. Il est positionné lorsqu'un bit du registre d'état d'événement est
positionné et validé dans le registre de validation d'état d'événement.
Le positionnement de ce bit indique un défaut grave qui peut être spécifié de façon plus détaillée par une
interrogation du registre d'état d'événement.
Bit MSS (Etat récapitulatif principal)
Ce bit est positionné lorsque l'appareil déclenche une demande de service, ce qui se produit lorsque l'un des
autres bits de ce registre est positionné conjointement avec son bit de validation dans le registre de validation
de demande de service SRE.
Bit récapitulatif du registre STATus:OPERation
Ce bit est positionné lorsqu'un bit EVENt est à 1 dans le registre STATus:OPERation et lorsque le bit ENABle
correspondant est positionné.
Un bit positionné indique que l'appareil est en train d'exécuter une action. L'interrogation du registre
STATus:OPERation permet de connaître le type de l'action effectuée.
1080.9506.02
Système de rapport d'état
3.53
F-6

Publicité

Table des Matières
loading

Ce manuel est également adapté pour:

Nrt-b1Nrt-b2Nrt-b3Nrt-z3Nrt-z4Nrt-b1z43 ... Afficher tout

Table des Matières