Siemens SINEC S1 CP 2430 Guide Rapide page 36

Carte maître (processeur de communication)
Table des Matières

Publicité

SINEC S1 Carte Maître CP 2430
Quartet d'état (accès en lecture)
L'accès en lecture au quartet de commande/d'état fournit des informations d'état du CP 2430. En
fonctionnement standard, seuls sont traités les bits 5 à 7.
Bit 7
Signification 0 = la tension de la
ligne AS-I correcte
1 = AS-I Power fail
données transmises
érronées
Tableau 3-3
Affectation du quartet d'état
Bit 7 "bit de diagnostic" Ce bit indique si la tension sur la ligne AS-I est correcte, trop basse ou
Bit 6 "Config Error"
Bit 5 " bit de démarrage" Ce bit indique à l'API l'achèvement du démarrage du CP 2430 et de son
Bit 4 "fonctionnement"
Exemple :
Si le CP possède l'adresse de début 32 et si le PB3 contient le programme d'utilisateur, les
instructions suivantes permettront après le démarrage du CP 2430 le lancement du programme
d'utilisateur :
.
.
:U
E 32.5
:SPB PB 3
.
.
Bit 6
1 = Erreur de
configuration
0 = pas d'erreur
manquante.
En cas d'erreur les données d'entrée de tous les esclaves sont
éffacées.
ce bit indique si la configuration mémorisée du maitre correspond à celle
des esclaves connectés à la ligne AS-I.
En cas d'erreur les données d'entrée de'esclaves défaillants ou
manquants seront effacées.
initialisation interne. Ce bit doit être scruté lors du démarrage de l'API avant
le "lancement" du programme d'API proprement dit.
Ce bit indique si le CP 2430 se trouve en mode de fonctionnement standard
ou en mode protégé. Ce bit peut servir par exemple à la configuration du
CP 2430 (voir programme de démonstration).
3-8
Bit 5
Bit 4
1 = Démarrage du
0 = CP en mode
CP achevé
protégé
0 = Démarrage du
1 = CP en mode
CP en cours
fonctionnel
B8977-C085

Publicité

Table des Matières
loading

Table des Matières